این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
صفحه اصلی
درباره پایگاه
فهرست سامانه ها
الزامات سامانه ها
فهرست سازمانی
تماس با ما
JCR 2016
جستجوی مقالات
چهارشنبه 26 آذر 1404
International Journal of Engineering
، جلد ۲۶، شماره ۶، صفحات ۵۷۷-۵۸۶
عنوان فارسی
چکیده فارسی مقاله
کلیدواژههای فارسی مقاله
عنوان انگلیسی
A Novel Design of Reversible Multiplier Circuit (TECHNICAL NOTE)
چکیده انگلیسی مقاله
Adders and multipliers are two main units of the computer arithmetic processors and play an important role in reversible computations. The binary multiplier consists of two main parts, the partial products generation circuit (PPGC) and the reversible parallel adders (RPA). This paper introduces a novel reversible 4×4 multiplier circuit that is based on an advanced PPGC with Peres gates only. Again, an optimized Peres full adder reversible gate is used in RPA part with accompaniment with the carry save adder technique. The comparison of the proposed design with previous ones shows that the proposed reversible multiplier improves the quantum parameters. The proposed design shows lower quantum cost, depth and total cost with the help of a novel design in partial product generator. Moreover, the number of gates, garbage input and output has no change regarding to the best compared design. The proposed multiplier can be generalized as an n×n bit multiplication.
کلیدواژههای انگلیسی مقاله
نویسندگان مقاله
Maryam Ehsanpour |
Department of Computer, Falavarjan Branch, Islamic Azad Univ.
Payman Moallem |
Department of Electrical Engineering, Faculty of Engineering
نشانی اینترنتی
http://www.ije.ir/article_72128_d816c44b315607dcae94883d09f9fcb6.pdf
فایل مقاله
اشکال در دسترسی به فایل - ./files/site1/rds_journals/409/article-409-2062899.pdf
کد مقاله (doi)
زبان مقاله منتشر شده
en
موضوعات مقاله منتشر شده
نوع مقاله منتشر شده
برگشت به:
صفحه اول پایگاه
|
نسخه مرتبط
|
نشریه مرتبط
|
فهرست نشریات