این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
صفحه اصلی
درباره پایگاه
فهرست سامانه ها
الزامات سامانه ها
فهرست سازمانی
تماس با ما
JCR 2016
جستجوی مقالات
شنبه 22 آذر 1404
Journal of Artificial Intelligence and Data Mining
، جلد ۱۰، شماره ۳، صفحات ۳۱۱-۳۲۰
عنوان فارسی
چکیده فارسی مقاله
کلیدواژههای فارسی مقاله
عنوان انگلیسی
A Simulated Annealing-based Throughput-aware Task Mapping Algorithm for Manycore Processors
چکیده انگلیسی مقاله
With the advent of having many processor cores on a single chip in many-core processors, the demand for exploiting these on-chip resources to boost the performance of applications has been increased. Task mapping is the problem of mapping the application tasks on these processor cores to achieve lower latency and better performance. Many researches are focused on minimizing the path between the tasks that demand high bandwidth for communication. Although using these methods can result in lower latency, but at the same time, it is possible to create congestion in the network which lowers the network throughput. In this paper, a throughput-aware method is proposed that uses simulated annealing for task mapping. The method is checked on several real-world applications and simulations are conducted on a cycle-accurate network on chip simulator. The results illustrate that the proposed method can achieve higher throughput while maintaining the delay in the NoC.
کلیدواژههای انگلیسی مقاله
Simulate annealing, Manycore processors, Task mapping
نویسندگان مقاله
A.R. Tajary |
Faculty of Computer Engineering, Shahrood University of Technology, Shahrood, Iran.
H. Morshedlou |
Faculty of Computer Engineering, Shahrood University of Technology, Shahrood, Iran.
نشانی اینترنتی
https://jad.shahroodut.ac.ir/article_2466_1281c4b25ff323922fb23d1b40c143ed.pdf
فایل مقاله
فایلی برای مقاله ذخیره نشده است
کد مقاله (doi)
زبان مقاله منتشر شده
en
موضوعات مقاله منتشر شده
نوع مقاله منتشر شده
برگشت به:
صفحه اول پایگاه
|
نسخه مرتبط
|
نشریه مرتبط
|
فهرست نشریات