این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
دریا فنون، جلد ۱۱، شماره ۴، صفحات ۳۱-۴۴

عنوان فارسی پیاده سازی سخت افزاری بلوک اکتساب بهبودیافته در گیرنده های GPS در محیط‌های سیگنال ضعیف مبتنی بر FPGA
چکیده فارسی مقاله به دلیل افزایش کاربردهای موقعیت یابی مبتنی بر ماهواره و اهمیّت آن ها در زندگی روزمره، نیاز به گیرنده های با حساسیت زیاد برای اکتساب سیگنال های ضعیف در محیط های دارای محدودیّت همچون تونل ها، محیط های دارای ساختمان های بلند و خیابان های بین آن ها و موارد مشابه، ضروری به نظر می رسد. در یک گیرنده نرم افزاری، اولین و مهم ترین مرحله، اکتساب سیگنال های GPS است. هدف از این مرحله، تعیین ماهواره های قابل رؤیت و یافتن مقادیر تقریبی فرکانس حامل و تاخیر کد سیگنال های ارسالی از ماهواره‌ها است. گیرنده های GPS در شرایط سیگنال ضعیف اغلب با مشکلات داپلر کد و تغییر علامت بیت داده ناوبری مواجه می شوند که SNR خروجی مرحله ی اکتساب را کاهش می دهند. یکی از روش‌های نوین که می‌تواند بر مشکلات داپلر کد و تغییر علامت بیت داده ناوبری غلبه کند، روش اکتساب جبران‌ساز نیم‌بیت بهبود یافته (ISBC) است که این مقاله به پیاده سازی این روش در بستر FPGA پرداخته است. همچنین، با توجه به کثرت مراحل پردازش سیگنال در گیرنده های GPS، این مقاله با ساده سازی مراحل طراحی و پیاده سازی ماژولار روش ISBC در سطح RTL، نسبت به روش‌های پیشین به بهبود در پیاده‌سازی دست یافته است و با حداقل مقدار SNR برابر 43.3- دی بی توانسته است با موفقیّت، اکتساب حداقل چهار ماهواره‌ را انجام دهد.
کلیدواژه‌های فارسی مقاله GPS، FPGA، اکتساب، سیگنال ضعیف، فرکانس داپلر، داپلر کد،

عنوان انگلیسی Hardware Implementation of an Improved Acquisition Block in GPS Receivers in Weak Signal Environments Based on FPGA
چکیده انگلیسی مقاله Due to the increase in satellite-based positioning applications and their importance in daily life, the need for high-sensitivity receivers to acquire weak signals in limited environments such as tunnels, environments with tall buildings and streets between them, and similar things seems necessary. In a software receiver, the first and most important step is the acquisition of GPS signals. The purpose of this step is to determine the visible satellites and find the approximate values of the carrier frequency and code delay of the signals sent from the satellites. GPS receivers in weak signal conditions often face the problems of Doppler code and navigation data bit sign transition, which reduce the output SNR of the acquisition stage. One of the new methods that can overcome the problems of Doppler code and navigation data bit sign transition is the Improved Semi-bit Compensation (ISBC) acquisition method. This paper has implemented this method in the FPGA platform. In addition, due to the multiplicity of signal processing steps in GPS receivers, this paper has achieved an improvement in implementation by simplifying its design and implementation steps, compared to the previous methods, and with the minimum SNR value of -43.3dB, it has been able to successfully pay for the acquisition of at least four satellites.
کلیدواژه‌های انگلیسی مقاله GPS, FPGA, اکتساب, سیگنال ضعیف, فرکانس داپلر, داپلر کد

نویسندگان مقاله امیر ابراهیمی |
دانشجوی دکتری، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران

امیرحسین محمودیان |
دانشجوی کارشناسی ارشد، دانشکده مهندسی برق، دانشگاه علم و صنعت ایران

سید محمدرضا موسوی |
استاد دانشکده مهندسی برق دانشگاه علم و صنعت ایران

احمد آیت اللهی |
استاد دانشکده مهندسی برق، دانشگاه علم و صنعت ایران


نشانی اینترنتی http://ijmt.iranjournals.ir/article_247862_c34282fd74aff276a7b5ab8e80cf2582.pdf
فایل مقاله فایلی برای مقاله ذخیره نشده است
کد مقاله (doi)
زبان مقاله منتشر شده fa
موضوعات مقاله منتشر شده
نوع مقاله منتشر شده
برگشت به: صفحه اول پایگاه   |   نسخه مرتبط   |   نشریه مرتبط   |   فهرست نشریات