این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
صفحه اصلی
درباره پایگاه
فهرست سامانه ها
الزامات سامانه ها
فهرست سازمانی
تماس با ما
JCR 2016
جستجوی مقالات
پنجشنبه 27 آذر 1404
هوش محاسباتی در مهندسی برق
، جلد ۵، شماره ۳، صفحات ۱۵-۲۲
عنوان فارسی
طراحی یک آشکارساز مجتمع فاز-فرکانس با توان و تاخیر بهینه، با استفاده از الگوریتم بهینهسازی ازدحام ذرات
چکیده فارسی مقاله
چکیده: کاربرد وسیع حلقههای قفل شونده فاز در انواع مدارهای مخابراتی و الکترونیکی و چند منظوره بودن این مدارها، سبب شده است که طراحی بهینه آنها مورد توجه پژوهشگران قرار گیرد. بی تردید توان مصرفی پایین و تاخیر کمتر از مهمترین اهدافی است که در طراحی حلقههای قفل شونده فاز به آن پرداخته میشود. در این تحقیق، فرآیند طراحی و بهینهسازی عملکرد حلقههای قفل شونده فاز در سطح مدارهای مجتمع، با استفاده از الگوریتم بهینهسازی ازدحام ذرات پیشنهاد شده است. در روش پیشنهاد شده، به جای آزمایش و شبیهسازیهای مکرر و مبتنی بر روش سعی و خطا برای دستیابی به پارامترهای مطلوب در یک مدار مجتمع آشکارساز فاز- فرکانس، متغیرهای تاثیرگذار در عملکرد آن (که بیشتر ابعاد ترانزیستورها هستند)، به الگوریتم ازدحام ذرات ارایه و فرآیند بهینهسازی با این الگوریتم محقق میشود. نتایج به دست آمده گویای توانایی قابل توجه این روش ابتکاری در یافتن ترانزیستورهایی با بهترین ابعاد برای دستیابی به توان مصرفی و تاخیر بهینه، در مقایسه با روشهای معمول طراحی است. اگرچه نتایج این تحقیق به شکل مصداقی برای آشکارساز مجتمع فاز- فرکانس ارایه شده است، اما نتایج مناسب به دست آمده، قابلیت روش ارایه شده را برای طراحی سایر مدارهای مجتمع کاربردی نشان میدهد.
کلیدواژههای فارسی مقاله
عنوان انگلیسی
Design of an integrated phase frequency detector with optimal power consumption and delay by using particle swarm optimization algorithm
چکیده انگلیسی مقاله
here is a growing interest in the optimal design of the phase locked loops, because these circuits are widely used in communication and electronic circuits. Undoubtedly the most important objectives in designing PLLs (phase locked loops) are low power consumption and low delay. In this paper, the process of designing and the optimization of PFD (one of the main part in PLLs) are proposed by using particle swarm optimization (PSO) algorithm. In the proposed method, instead of carrying out the frequent experiments and simulations based on trial and error to achieve the desired parameters of the phase frequency detector, effective variables are sent to the PSO algorithm and optimization process is done by this algorithm. The results show a remarkable ability of this heuristic method to find transistors sizing for optimal power consumption and delay.
کلیدواژههای انگلیسی مقاله
نویسندگان مقاله
سیدحمید ظهیری | seyed hamid
دانشگاه بیرجند
سازمان اصلی تایید شده
: دانشگاه بیرجند (Birjand university)
زینب پورطاهری |
دانشگاه بیرجند
سازمان اصلی تایید شده
: دانشگاه بیرجند (Birjand university)
نشانی اینترنتی
http://isee.ui.ac.ir/article_15396_3a2882cdc1f99f7abebbcb4b23234e34.pdf
فایل مقاله
اشکال در دسترسی به فایل - ./files/site1/rds_journals/1306/article-1306-343760.pdf
کد مقاله (doi)
زبان مقاله منتشر شده
fa
موضوعات مقاله منتشر شده
نوع مقاله منتشر شده
برگشت به:
صفحه اول پایگاه
|
نسخه مرتبط
|
نشریه مرتبط
|
فهرست نشریات