این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
صفحه اصلی
درباره پایگاه
فهرست سامانه ها
الزامات سامانه ها
فهرست سازمانی
تماس با ما
JCR 2016
جستجوی مقالات
سه شنبه 25 آذر 1404
رایانش نرم و فناوری اطلاعات
، جلد ۵، شماره ۲، صفحات ۴۰-۰
عنوان فارسی
مقایسه عملکرد الگوریتم های ابتکاری IPO، GAو PSOبه منظور طراحی بهینه مدار LEVEL SHIFTER
چکیده فارسی مقاله
کارآیی روشهای بهینه سازی با استفاده از الگوریتم های ابتکاری، تمایل محققین را برای استفاده از آن ها در مسائل پیچیده مهندسی به صورت چشمگیری افزایش داده است. در این مقاله، مقایسه عملکرد دو الگوریتم مبتنی بر هوش جمعی PSO و IPO و روش تکاملی GA برای محاسبه پهنای کانال (w) ترانزیستورها در جهت مجتمع سازی بهتر و به منظور بهبود توان مصرفی و تاخیر مدار تغییر دهنده سطح (LEVEL SHIFTER) در تغییر سطح ولتاژ 0.4 به 3 ولت با تکنولوژی CMOS 0.35 میکرومتر مورد ارزیابی قرار گرفت که نتایج شبیه سازی برای مدار نمونه نشان می دهد که مقدار توان مصرفی 24.3 پیکو وات و تاخیر 10.1 نانو ثانیه با الگوریتمPSO ، اتلاف توان 46.7 پیکو وات و مقدار تاخیر برابر با 2.7 نانو ثانیه با الگوریتم IPO و مقادیر 44.05 پیکو وات و 4.5 نانو ثانیه با الگوریتم GA حاصل می شود که در مقایسه با مدارهای ارائه شده در پژوهش های مشابه، علاوه بر بهبود چشمگیر توان و تاخیر، کمینه شدن wها نیز حاصل شده است.
کلیدواژههای فارسی مقاله
الگوریتمهای ابتکاری،تغییردهنده سطح،بهینهسازی توان و تأخیر،بهینهسازی سیستم صفحات شیبدار،بهینهسازی جمعیت ذرات،الگوریتم وراثتی،
عنوان انگلیسی
مقایسه عملکرد الگوریتم های ابتکاری IPO، GAو PSOبه منظور طراحی بهینه مدار LEVEL SHIFTER
چکیده انگلیسی مقاله
کارآیی روشهای بهینه سازی با استفاده از الگوریتم های ابتکاری، تمایل محققین را برای استفاده از آن ها در مسائل پیچیده مهندسی به صورت چشمگیری افزایش داده است. در این مقاله، مقایسه عملکرد دو الگوریتم مبتنی بر هوش جمعی PSO و IPO و روش تکاملی GA برای محاسبه پهنای کانال (w) ترانزیستورها در جهت مجتمع سازی بهتر و به منظور بهبود توان مصرفی و تاخیر مدار تغییر دهنده سطح (LEVEL SHIFTER) در تغییر سطح ولتاژ 0.4 به 3 ولت با تکنولوژیCMOS 0.35 میکرومتر مورد ارزیابی قرار گرفت که نتایج شبیه سازی برای مدار نمونه نشان می دهد که مقدار توان مصرفی 24.3 پیکو وات و تاخیر 10.1 نانو ثانیه با الگوریتمPSO ، اتلاف توان 46.7 پیکو وات و مقدار تاخیر برابر با 2.7 نانو ثانیه با الگوریتم IPO و مقادیر 44.05 پیکو وات و 4.5 نانو ثانیه با الگوریتم GA حاصل می شود که در مقایسه با مدارهای ارائه شده در پژوهش های مشابه، علاوه بر بهبود چشمگیر توان و تاخیر، کمینه شدن wها نیز حاصل شده است.
کلیدواژههای انگلیسی مقاله
الگوریتمهای ابتکاری,تغییردهنده سطح,بهینهسازی توان و تأخیر,بهینهسازی سیستم صفحات شیبدار,بهینهسازی جمعیت ذرات,الگوریتم وراثتی
نویسندگان مقاله
علی محمدی |
دانشجوی دکتری، دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند، بیرجند، ایران،
سازمان اصلی تایید شده
: دانشگاه بیرجند (Birjand university)
سیدحمید ظهیری | seyed hamid zahiri
استاد، دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند، بیرجند، ایران
سازمان اصلی تایید شده
: دانشگاه بیرجند (Birjand university)
نشانی اینترنتی
http://jscit.nit.ac.ir/index.php/jscit/article/view/vol.5_no.2_5
فایل مقاله
فایلی برای مقاله ذخیره نشده است
کد مقاله (doi)
زبان مقاله منتشر شده
fa
موضوعات مقاله منتشر شده
نوع مقاله منتشر شده
JSCIT
برگشت به:
صفحه اول پایگاه
|
نسخه مرتبط
|
نشریه مرتبط
|
فهرست نشریات